## 1 準備

本記事の読者は現在殆どのマイクロプロセッサでほぼ同一の方式のキャッシュが 搭載されていることをご存知であろうか?「ハードウェア」や「プロセッサ」と 名の付いた多くの書籍に詳細は書かれているので,本原稿では最小必要限の内容を 準備としてから解説を進めていこう.

図1は、一般的なキャッシュの構造を模式化したものである. テキストによって は、記法が異なる場合があるが、本記事ではこの方式で説明を進めたい. 多くのプ ロセッサで採用されているキャッシュの構造は n-way セットアソシアティブ (n 群 連想記憶方式) キャッシュと呼ばれる. 図1は、4-way 構成した場合のキャッシュの 概念図になり、n-way 構成の場合キャッシュ全体は n 個のバンク (way) に分けら れそれぞれのバンクでは更にラインと呼ばれる単位に分割される. 各ラインには データとタグが対応し、データ部分にはプロセッサがアクセスする主記憶データの コピーが格納される. 更に、タグ部分にはラインの仮想記憶上でのアドレス<sup>1</sup>の上 位ビットを記憶する. そして、列位置 (図では set x と表記) をインデックス (x) と 呼び、同一インデックスの n 個のラインの集合をセットと呼ぶ.

一般に、ライン数やラインサイズは2のベキであり、本稿ではそれぞれ2<sup>s</sup>、2<sup>l</sup> と 表記する (つまりライン数、ラインサイズはそれぞれs,lビット幅で表現される). 仮想記憶上のアドレスとセットとの対応は、アドレスの下位s+lビットのうち上 位のsビット値のセットで一意に決定される.ただし、このままではsビットが一 致するアドレスは無数に存在するため、複数の格納場所を設けなくてはならない、 これが、バンクであり最大でn個のsビットが一致するアドレスをキャッシュ上に 格納することができる.逆に言えばn個しか保持できない強い制約が存在すると もいえよう.

アドレスの下位s+lビットを落とした値をタグ部分に格納した way が存在すれ ば、キャッシュ上の (set,way) で定まる場所に指定アドレスを含むデータが格納さ れていることになる.一方,いずれの way にもタグ部分に対応するアドレス情報が ない場合は、キャッシュミスの状態にあると云う.どの way を選択するかは、通常 LRU(Least Recently Used、最長未使用時間)方式で行われる.「最近もっとも 使われていない」way が選択され主記憶上のキャッシュラインが格納されることに なる.実際利用者がどの way を利用するかは制御できないし、特に注意を払う必要 もない (但し、これ以降の議論では制御できると便利な面もあるのだが…).

<sup>&</sup>lt;sup>1</sup>マイクロプロセッサによって物理記憶上のアドレスとなる場合があるが,ここでは仮想記憶上のアドレスを前提とする.



図 1: 4-way セットアソシアティブキャッシュの概念図

次節以降の説明を簡略化するために次のような表記方法を導入する. もし, デー タ A がキャッシュ上の set x, way y に対応するとき, ただし way y は LRU などに よって適時予想がつく際に y を決めることとし, 定まらない場合は可能性のあるい ずれかの way が対応するものと約束する. このとき, データ A はキャッシュ上の (x,y) に格納されると表記することにする.

さて、近代的なプロセッサでは、キャッシュは階層構造をなしており、L1(レベル 1)からL2,L3の3階層のものも存在する.L1はプロセッサに最も近い位置に設 置され高速かつ低レインテシであるが容量は小さい.逆に、L2,L3となるに従って 大容量かつ低速になる.更に、キャッシュと主記憶の間には仮想記憶のページと物 理記憶装置との対応表を格納する TLB(Translation Lookaside Buffer)が存在 する.近代的なOSでは物理メモリではなく仮想記憶によるページ単位のメモリ 管理がされており、そのページ管理システムとして殆どのマイクロプロセッサには 備わっている.TLBはキャッシュと同様の構造をしているが、より高価なフルセッ トアソシアティブ方式(場合よってはフルではない)をとることが殆どであるため、 エントリ数はキャッシュのライン数よりもずっと少ない.また、TLBミスのペナル ティはキャッシュミスよりもずっと大きいといわれている.

# 2 キャッシュミスによる性能不安定化

本節では幾つかの例を挙げながらキャッシュミスによる性能不安定化の原因とその処方箋について説明をする. 説明の中で fortran プログラムを基にするがこれは fortran の多次元配列の持つ連続性や整合寸法の特徴を利用するためである. C 言

語などに精通した読者は, fortran の配列のとり方に注意をしながら読んでいけば 特に問題はないであろう.

先節の説明にあるように、キャッシュは主記憶に比べ小規模ではあるがアクセス が数クロック単位でなされるため,高性能計算ではデータを如何にキャッシュ上に とどめておくかが鍵になる.データがキャッシュ上にない状態つまり「キャッシュ ミス」を避けることが重要なのであるが,では、どのような場合にキャッシュミス が起こるのであろうか?参考書によく現れるのが次に3つのミスである.

- 1. 初期参照ミス (compulsory miss) キャッシュラインを最初にアクセスすると きに起こるミス.
- 2. 容量性ミス (capacity miss) キャッシュしたいライン数がキャッシュ容量を上 回ることで起こるミス.
- 3. 競合性ミス (conflict miss) 同じインデックスをもつ異なるキャッシュライン へのアクセスが発生することで起こるミス.

### 2.1 初期参照ミス (compulsory miss)

1. のミスはプロセッサとキャッシュの関係から避けることができない. 通常大 きな配列は動的に (malloc などで) 確保されるが, 確保した段階ではメモリ領域に タッチしないためメモリがキャッシュにロードされることはない. 実際, 初めてそ のメモリ領域にアクセスするときにメモリーキャッシュ間の転送が発生する. 1 は 避けることができないキャッシュミスではあるが, 最近のマイクロプロセッサには プリフェッチ (prefetch) 機能が備わっており, データを実際に利用するよりもずっ と早い段階でアクセスしてキャッシュへのロードを完了させておくことができる. コンパイラの最適化やマイクロプロセッサが持つハードウェアプリフェッチの機能 があるので, 利用者は特に気にする必要がないものである.

### 2.2 容量性ミス (capacity miss)

2.のミスは利用者がプログラム中で利用するメモリサイズとキャッシュサイズの アンバランスから生じるもので、その処方箋は幾つか存在する.プログラム上で利 用するデータをキャッシュ上に留めておき、キャッシュの効果(短時間でのデータア クセス)を得ることがもともとのキャッシュの考え方である.一方、キャッシュは非 常に高価でメモリサイズと比較してほんの僅かしかプロセッサ上には搭載されな いため、通常のプログラムではプログラム実行中常に全データをキャッシュ上に留 めることはできない.そこで、プログラムのある区間に限定しデータの一部をでき る限りキャッシュに留める(局所化する)ことでキャッシュの恩恵を得ることができ る.よく知られた手法として、行列・行列積のブロック化がある.また、ブロック化 ができなくてもプリフェッチの恩恵が得られるような場合には, 少々のアンバラン スがあっても気にする必要は無い.

### 2.3 競合性ミス (conflict miss)

2. のミスの処方箋は局所化により利用するデータ (ブロック) をキャッシュサイ ズに抑えることであり、それを意識的にプログラムに反映することが容易である. 一方、3. のミスはキャッシュの構造に由来するものであることから、その原因を理 解することが容易ではない. プログラムの性能不安定性の主要な部分を占めるに も関わらず、原因不明と処理されてしまうことも多いのではないだろうか. (実際、 プロセッサのタイミングカウンタを見ることで初めてキャッシュミスが性能劣化の 原因と判明した場合、このタイプのキャッシュミスであることがある)

簡単な例を紹介しよう. あるプログラムのコアループ中で1次元配列 A, B, C, D が利用されているとする. このとき, 各配列がページアライメントされていると, 各配列の同一インデックス要素は同じキャッシュラインへのアクセスに格納される. ここでは, 各配列の先頭 A(1) などが (0,\*) に対応するアライメントを仮定する<sup>2</sup>. キャッシュが 4way で1 ラインが 2 ワードに相当するとき, 各配列は次図 2 のように格納されるであろう.

|       | (0,*) |      | $(1,^{*})$ |                 | (2,*) |      |       |
|-------|-------|------|------------|-----------------|-------|------|-------|
| (*,0) | A(1)  | A(2) | A(3)       | A(4)            | A(5)  | A(6) | • • • |
| (*,1) | B(1)  | B(2) | B(3)       | $\mathbf{B}(4)$ | B(5)  | B(6) | • • • |
| (*,2) | C(1)  | C(2) | C(3)       | C(4)            | C(5)  | C(6) | • • • |
| (*,3) | D(1)  | D(2) | D(3)       | D(4)            | D(5)  | D(6) |       |

図 2:

この状態で, 配列 A,B,C,D は全く衝突することなくキャッシュに収まることが理 解できます.また,コアループが終了しても配列 A,B,C,D の総量がキャッシュサイ ズを超えなければ, 配列 A,B,C,D はキャッシュ内に留まることも理解できるであろ う.再度コアループに入ったとしても,キャッシュ内に留まるデータを高速に利用 できるため.性能はほぼ最高性能に達すると期待できる.

一方, このコアループにもう一つ配列 E(同じくページアライメントされている とする)の利用が追加された場合に, キャッシュの利用はどうなるだろうか? 答え は「キャッシュミスが発生し性能は数十分の一に劣化する」である.

まず, ライン (0,\*)の利用を考えて見よう. (0,\*)を利用するのは

<sup>&</sup>lt;sup>2</sup>ここでは容量の小さい L1 キャッシュ利用を想定するが, ページサイズがキャッシュ1way 分よりも大きいことを仮定する.大容量のキャッシュの場合はページアライメントはキャッシュ上ランダムになるためこの限りではないが, 基本的議論は同様におこなえるだろう.

 $\{A(1),A(2)\},\{B(1),B(2)\},\{C(1),C(2)\},\{D(1),D(2)\},\{E(1),E(2)\}$ 

です.ここで、中括弧で囲んだ単位がキャッシュラインに相当します.

 $A(1) \rightarrow B(1) \rightarrow C(1) \rightarrow D(1) \rightarrow E(1) \rightarrow A(2) \rightarrow \cdots$ 

のようなアクセスがループ内でされたら、(0,\*)は 4way しかないので D(1) までの アクセスについては問題なく進行するが、E(1) をアクセスした時点で A(1) が入っ ているライン (0,0) をメモリに書き戻して、その部分に E(1)(実際は {E(1),E(2)} の ライン) を格納する. そして、次の A(2) のアクセス時には {A(1),A(2)} のラインは もはやキャッシュ上にないので、メモリにアクセスしないといけない. このとき、 B(1) が入ったライン (0,1) をメモリに書き戻して、A(2) の入ったラインを (0,1) に 格納することになる. この様に、常にキャッシュラインの奪い合いが発生し、連鎖的 なキャッシュミスが発生する. このような現象をキャッシュスラッシング (Cache thrashing) と呼ぶことがある.

キャッシュスラッシングはハードウェアから見たらキャッシュの連想性 (way 数) の低さが原因ともいわれるが, ソフトウェアからこの現象をある程度解決すること ができる.まず, 解消すべきはデータ利用時の同一キャッシュラインへのアクセス をなくすことである.もし, 配列 E がページアライメントされてなく E(1) がキャッ シュ上の (1,\*) にあったとしよう.このとき,

 $A(1) \rightarrow B(1) \rightarrow C(1) \rightarrow D(1) \rightarrow E(1) \rightarrow A(2) \rightarrow \cdots$ 

のようなアクセスがあったとしても、それらのアクセス中にはキャッシュ競合は起 こらないことは理解できるであろう. A(1), B(1), C(1), D(1), E(1) がアクセスさ れたときのキャッシュの状態は以下のとおりである (図 3).

|       | (0,*) |      | $(1,^{*})$ |      | (2,*) |  |
|-------|-------|------|------------|------|-------|--|
| (*,0) | A(1)  | A(2) | E(1)       | E(2) |       |  |
| (*,1) | B(1)  | B(2) |            |      |       |  |
| (*,2) | C(1)  | C(2) |            |      |       |  |
| (*,3) | D(1)  | D(2) |            |      |       |  |

図 3:

先の例の様に, E(1) のアクセス時に A(1) をメモリに追いやって・・・, といったラ インの競合の連鎖は結果として発生しなくなる.ただし,容易にわかるようにコ アループを終了し再度同じコアに突入する際には,配列Eの殆どはキャッシュ上に 残っていないことが判る.しかし,配列A,B,C,Dはキャッシュ上にあるためその分 はキャッシュの恩恵を得ることができる.ここで,AはE利用時に上書きされるた めB,C,Dの効果のみがあることに注意したい.1.の説明でも言及したように,A,E などのメモリーキャッシュ間アクセスが発生しても、一般にプリフェッチによってア クセス待ちのペナルティを隠すことができる.ただし,プリフェッチは数ステップ 先までのデータ利用について発行されるので,上の例の様にE(1)が(1,\*)に対応し ていては,AのプリフェッチされたデータとEのプリフェッチされたデータが衝突 することになり,結局両者のプリフェッチ効果が得られなくなる.したがって,この ような場合にはプリフェッチの先読みよりも十分離れた位置にE(1)がくるように アライメントすればよいということになる.アライメントの方法はいくつか候補 があるが,動的に確保する配列の場合キャッシュの1行分(1way分)を余分にとっ た上で先頭アドレスから数ライン分ずらした位置を配列の先頭として利用すれば よいということになる.なお,静的な場合も同様の手法が使える.

### 2.4 キャッシュ性能不安定性とチューニング

ここまで簡単な競合性ミスの例を説明してきた.基本的には1次元配列で生じる ことを例示したが,より高次元配列でも当然同様の事例が発生する.また,性質が 悪いことに多次元配列であるが故に発生する場合もある.さらに,本節のタイトル に挙げたように性能を上げるために行うチューニング作業の結果として,ある特定 の条件化で競合性ミスが発生することが知られている.ここでは,チューニングと 結びつけて解説をしていく.

まず, 次に挙げる fortran プログラムは特に何のチューニングを施していない行列-ベクトル積を計算するループである.

このプログラムをチューニングする際に,外側のループを展開するループアン ローリングを行うことがある.Nが2で割り切れると仮定して,次の様に変形する.

```
integer :: LDA, N
real :: A(LDA,N), X(N), Y(N)
Y(1:N)=0.0
do J=1,N,2
    do I=1,N
        Y(I)=Y(I)+A(I,J)*X(J)+A(I,J+1)*X(J+1)
    enddo
```

#### enddo

この場合, A(I,J)\*X(J) の計算量に対して Y(I) へのアクセス数を比較すると, プ ログラム変形前に比べて半分になることがわかる. その分 (つまり計算に要する時 間が増加するという意味で), 配列 Y がキャッシュ上に長く留まるようになるため 性能が向上するのである. 筆者は文献 [1] で, A が対称行列のときの性能測定を行っ ている. その際のプログラムは以下のようなものである.

このプログラムを以下のようにループアンローリングによりチューニングを行った. (ただし,下三角要素は0であると仮定する)

```
integer :: LDA, N
real
     :: A(LDA,N), X(N), Y(N), D(N)
do J=1.N
  D(J)=A(J,J); A(J,J)=0.0
enddo
do J=1,N,2
  do I=1,J
      Y(J+0)=Y(J+0)+A(I,J+0)*X(J+0)
      Y(J+1)=Y(J+1)+A(I,J+1)*X(J+1)
      Y(I)=Y(I)+A(I,J+0)*X(J+0)+A(I,J+1)*X(J+1)
   enddo
enddo
do J=1,N
  Y(J)=Y(J)+D(J)*X(J); A(J,J)=D(J)
enddo
```

このプログラム変形が正しいことは読者の皆さん各自で行って欲しい.この段 階ではループアンローリングは2段しか行われていないが,これをプロセッサが有 するレジスタ資源が許す限りの段数で行えば性能が向上していくことが知られて いる. ここで,この性能の上昇は一般的に正しいのであるが,ある特定の状況下ではNG であることを確認できる.文献[1]では,行列の次元を4032から4160次元まで1次 元毎に(4096次元を中心に±64次元)性能測定がなされている.測定した計算機は 日立製のSR8000F1モデルの1PEで,プロセッサはPower3に準拠し擬似ベクトル 機能を追加したものである.また,キャッシャはL1のみで128KBの4way構成であ る.ループアンローリングは最大15段まで可能であり,その測定結果を次図4に 示す(図中の'M-数字'の,数字部分がアンローリング段数を指す).



図 4: SR8000F1 での行列ベクトル積の性能測定結果

図4は横軸に行列の次元 (サイズ), 縦軸に実行時間から算出した行列ベクトル積 ルーチンの性能 (MFLOPS, FLOPS は1秒間あたりに行われた浮動小数点演算量, Mは10<sup>9</sup>を表す単位)をプロットしたものである.なお,同図は性能測定結果のほん の一部分を拡大したに過ぎないものである.4080次元から4120次元あたり (4096 の前後32次元)で大きな性能の劣化が見られるが,ほとんどの次元では性能はほぼ 安定している.

- では、この性能曲線の落ち込みの原因は何だろうか?
- また,底の中心である 4096 次元の 4096 という数値には何の意味があるのだろう?

答えを先に示してしまうと,前節で解説した競合性ミスによるキャッシュスラッ シングが発生しているのである.先に示したプログラムでLDA なる整合寸法が指 定されていたが,この値は N と同じ値を採っていた事が問題を生じさせることと なったのである.これについて説明しよう.fortran での多次元配列は,整合寸法 配列 (英語では leading dimension とも呼ばれることがある) により, 1 次元データ を折り返し多次元配列表現をしている.このとき, A(1,1) と A(2,1) は必ず連続メ モリ上にとられる (仮想記憶でのページ境界の場合を除く), 一方 A(1,1) と A(1,2) は整合寸法配列語分離れている.ループ中に A(I,J),A(I,J+1) といったアクセスが あった場合, A(I,J+1) は A(I,J) から (整合寸法) % (キャッシュサイズ/way 数/語 長 (倍精度なら 8 バイト)) 離れた位置 (語長単位で) に格納されることになる.

SR8000F1モデルの場合,(キャッシュサイズ/way数/語長)は4096語(=128K/4/8) に相当する.したがって,N=LDA=4096のときA(I,J)やA(I,J+1)などのアクセ スは同じキャッシュラインを要求することになる.一方,way数は4しかないので, 4段のループアンローリングまでは配列Aによるキャッシュスラッシングは発生し ないが,5段以上ではキャッシュスラッシングは避けられない.実際にはベクトル データが2本(XとY)あるためそのアクセスも含めると,3段までしかスラッシン グを回避できないことになる.

では,次にNが4096の近傍のときはどう解釈すべきなのか?N=4097のとき配列Aがキャッシュに収まる様子を調べてみる.SR8000F1のキャッシュラインは128バイト(倍精度浮動小数点で16語)なので,これまでの図とは若干異なる.図5中は添え字のみの省略形で書き出した.

|       |       | •••   |     |        |        |       |
|-------|-------|-------|-----|--------|--------|-------|
| (*,0) | (1,1) | (2,1) | ••• | (15,1) | (16,1) | • • • |
| (*,1) |       | (1,2) | ••• | (14,2) | (15,2) | • • • |
| (*,2) |       |       | ••• | (13,3) | (14,3) | • • • |
| (*,3) |       |       |     | (12,4) | (13,4) |       |

図 5:

4段アンローリングを施した場合の J=1 でのキャッシュの様子を示している.こ の状態でも, 配列 A のみでライン (0,\*) を占有しているため, キャッシュスラッシン グは必ず発生します.このキャッシュの充填は規則的であり, 賢明な読者であれば 配列の折り返しである整合寸法を LDA=4096+6=4102 とすれば, 4段目の A(1,4) は A(1,1) から 6\*3=18(> 16) 離れており, (0,3) ではなく (1,3) に格納されるためス ラッシングを回避できることに気づくであろう (図 6).

ただし, 先のグラフを見るところでは4段のアンローリングの性能は4130次元 程度まではよくない. これは, SR8000がプリフェッチをかなり先読みしているため である. グラフから見て取れるように, もう2ライン分ほど大きめにとらないと駄 目だという事が判る.

したがって、本件のad hoc な処方箋として

• 多次元配列の整合寸法は 4096+ラインサイズ\*C (C は1より大きな整数)

|       | (0,*) |       |  |        |        | $(1,^{*})$ |        |  |       |
|-------|-------|-------|--|--------|--------|------------|--------|--|-------|
| (*,0) | (1,1) | (2,1) |  | (15,1) | (16,1) | (17,1)     | (18,1) |  | • • • |
| (*,1) |       |       |  | (9,2)  | (10,2) | (11,2)     | (12,2) |  |       |
| (*,2) |       |       |  | (3,3)  | (4,3)  | (5,3)      | (6,3)  |  |       |
| (*,3) |       |       |  |        |        |            | (1,4)  |  |       |

#### 図 6:

が挙げられる. ここで, ラインサイズ\*Cを加えた別の理由として, キャッシュを先 頭から必ず利用することでキャッシュ容量を最大限に使い切ることを意図している.

ここで挙げた方法は,他の多くのプロセッサにあてはまるはずである(ただし,数値 4096 はキャッシュの構造に依存する).

### 2.5 スラッシングはあらかじめ予測できないのか?

では、ここで「k段のアンローリングをしたけれども、ループ内に登場する配列 Aの整合寸法が N<sub>A</sub>のときスラッシングは起こるのか?」という判定をしたくなる. この様な判別が容易にできれば、性能劣化のポケットからプログラムを救助でき、 結果的に性能向上をソフトウェアの視点から実施できるはずである.

この判定については, 先のキャッシュの充填パターンから判るように, ある種の 規則性 (周期性) を持つので, 簡単な剰余計算で判別することができる. 詳細は文献 [2] によるが, 判別式のみを書けば次のようになる.

仮定: *n*-way 連想記憶キャッシュを想定し 1way には  $2^L$  語格納可能とする (つまり, キャッシュの総容量は  $n * 2^L$  語である). また, 整合寸法を  $N_A$  と書くことにする.

今, コアループ中で k 段のループアンローリングを施した際, 以下の不 等式を成立させるような整数 i が存在するとき, キャッシュスラッシン グが起こる可能性がきわめて高い. ただし, 定数δ はラインサイズもし くはその数倍を指す.

$$0 < \exists i < k/n, |\mathrm{mod}(i * N_A + 2^L, 2^{L-1}) - 2^{L-1}| < \delta$$
(1)

したがって、上記の不等式を成立させないような  $N_A$  を選んで、配列を確保すれ ばよいのである.

### 2.6 さらに精密なキャッシュ性能安定化

ここまで熟読された読者は、先節は配列A単体のアンローリングに対する処方 箋であったことを見抜いた事であろう.そして、処方箋の要点は「データのアクセ スパターンに応じてデータレイアウトに細心の気をつけよ」ということを理解し たであろう.実は、複数配列が同一ループ内に登場した場合には配列単体で登場す る以上に競合性ミスの可能性は高くなる.

先節の記号と手法を流用することにしよう.2次元配列A,Bが同時にループ内 に登場し,さらにそのループをアンローリングしたら競合性ミスの最も簡単な例で 示したように way 数を超えた同一ラインへのアクセスが発生する.そこで,B(1,1) のアドレスをA(1,1)から最も離れた位置(2<sup>L-1</sup>,\*)に設定すれば多段のアンローリ ングを設定しても競合の問題は起こりにくくなる.配列数がさらに多くなった場 合は,お互いの距離が最大となるように配置すれば競合の可能性は下がるはずであ る.なお,配列のアクセスパターンが決定的であっても配列数が増加したり高次元 配列利用となると完全に競合を起こさない配置を決めることは困難になる.可能 であればループ内の配列数の利用を適切なものに制限するなどしたほうがよいで あろう.

## 3 さいごに

キャッシュミスは容量性ミスばかりが気にされがちであるが,極端な性能劣化は 競合性ミスによって誘発されるキャッシュスラッシングによるものであることが多 い. それらは発見が困難であり, ハードウェアカウンタなどを用いない限り見落と されがちである.本記事の主張は「注意すべきキャッシュ不安定性はデータアクセ スパターンとデータレイアウトが相互に影響しあうことで起こるキャッシュスラッ シングによるもの」ということであり, それらにも注意をしたプログラミングや性 能解析を行うべきであるということである. それらの多くは, 記事内で紹介したよ うに配列データを注意深く配置することによりソフトウェア側からそれを制御し, 性能安定化を行うことが可能である.本記事の読者の皆様はこの点に注意を払って 高性能プログラムの作成に役立てて頂ければと願います.

# 参考文献

- [1] 今村俊幸, 直野健: 性能安定化を目指した自動チューニング型固有値ソルバー について, 先進的計算基盤シンポジウム SACSIS2003 論文集, pp.145-152, 2003.
- [2] 今村俊幸, 直野健:キャッシュ競合を制御する性能安定化機構内蔵型数値計算 ライブラリについて, 情報処理学会論文誌コンピューティングシステム, No. SIG 6 (ACS 6), Vol. 45, pp. 113-121, 2004.